已知全加器真值表和74LS138譯碼器如下圖所示,試用一片74LS138譯碼器和盡可能少的門(mén)電路實(shí)現(xiàn)其全加器的功能。其中Ai、Bi為加數(shù),Ci-1為低位來(lái)的進(jìn)位,Si為本位和,Ci為向高位的進(jìn)位。(要求:寫(xiě)出簡(jiǎn)要的分析過(guò)程,并畫(huà)出電路圖)
組合邏輯電路如下圖所示: 1)分別寫(xiě)出Z1、Z2、Z3、Z4和Z的邏輯表達(dá)式; 2)根據(jù)Z的邏輯表達(dá)式列出真值表; 3)用文字描述該電路的邏輯功能。