分析如圖a所示時(shí)序邏輯電路。(設(shè)觸發(fā)器的初態(tài)均為0)
1.寫(xiě)出驅(qū)動(dòng)方程、輸出方程;
2.列出狀態(tài)表;
3.對(duì)應(yīng)圖b所示輸入波形,畫(huà)出Q0、Q1及輸出Z的波形。
由可編程邏輯陣列構(gòu)成的組合邏輯電路如圖所示。
1.寫(xiě)出L1、L2的邏輯函數(shù)表達(dá)式;
2.列出輸入輸出的真值表;
3.說(shuō)明電路的邏輯功能。
3.為1位全加器。A、B分別為加數(shù)和被加數(shù),C為低位進(jìn)位信號(hào)。L1為本位和,L3為向高位的進(jìn)位。